首页| JavaScript| HTML/CSS| Matlab| PHP| Python| Java| C/C++/VC++| C#| ASP| 其他|
购买积分 购买会员 激活码充值

您现在的位置是:虫虫源码 > 其他 > 力科PCIE 3.0系列文章之一——PCIE 3.0的发射机物理层测试

力科PCIE 3.0系列文章之一——PCIE 3.0的发射机物理层测试

  • 资源大小:497 K
  • 上传时间:2024-04-18
  • 下载次数:0次
  • 浏览次数:0次
  • 资源积分:1积分
  • 标      签: PCIE 3.0 力科 发射机

资 源 简 介

PCIE 3.0相对于它的前一代PCIE 2.0的最主要的一个区别是速率由5GT/s提升到了8GT/s。为了保证数据传输密度和直流平衡以及时钟恢复,PCIE 2.0中使用了8B/10B编码,即将每8位有效数据编码为10位数据进行传输,这样链路中将会有20%信息量是无效的,即使得链路的最大传输容量打了20%的折扣。而速率提升的目的是为了更快的传输数据,编码方式也不可或缺,因此在PCIE 3.0中还通过使用128B/130B的编码方式(无效信息量减低为1.5625%),同时使用加扰的方式(即数据流先和一个多项式异或得到一个更加随机性的数据,到接收端使用同样的多项式将其恢复出来)来实现数据传输密度和直流平衡以及时钟恢复的实现。
VIP VIP
0.309031s