首页| JavaScript| HTML/CSS| Matlab| PHP| Python| Java| C/C++/VC++| C#| ASP| 其他|
购买积分 购买会员 激活码充值

您现在的位置是:虫虫源码 > 其他 > 基于FPGA的电子时钟设计

基于FPGA的电子时钟设计

资 源 简 介

具体设计内容计时功能:电子表的基本功能,要求用LCD显示,显示格式是时、分、秒;校时功能:用户可以更改当前时间。设置闹钟时间:用户可以设置闹钟时间,其操作过程与校时过程一样;整点报时开关:整点报时可以由用户设定为开启或关闭两种状态,当整点报时开启时,电子表会在整点时发出1秒的闹铃声(在UP3的板上用一个LED表示);闹钟功能开关:闹钟由用户设定为开启或关闭,当闹钟开关开启时,如果当前时间与设置的闹钟时间一致,发出长达10秒的闹铃声;

文 件 列 表

final1
incremental_db
db
UP3_CLOCK.asm.rpt
UP3_CLOCK.done
UP3_CLOCK.dpf
UP3_CLOCK.fit.rpt
UP3_CLOCK.fit.smsg
UP3_CLOCK.fit.summary
UP3_CLOCK.flow.rpt
UP3_CLOCK.map.rpt
UP3_CLOCK.map.summary
UP3_CLOCK.pin
UP3_CLOCK.pof
UP3_CLOCK.qpf
UP3_CLOCK.qsf
UP3_CLOCK.qws
UP3_CLOCK.sof
UP3_CLOCK.tan.rpt
UP3_CLOCK.tan.summary
UP3_CLOCK.vhd
UP3_CLOCK.vhd.bak
VIP VIP
0.188568s